CPU L2 快取 2048KB 和 2 1024 有什麼區別

發布 數碼 2024-02-28
8個回答
  1. 匿名使用者2024-02-06

    專業:不要誤導樓上兩位,在目前的多核CPU世界裡,1024不是,幾個核心共享1024個L2快取,快取之間不存在資料交換問題,Intel的酷睿系列就是這樣一種架構,2x512,意味著2個核心,每個核心都有專屬的512 L2快取。 AMD的U就是這樣一種設計,二級快取的設計,有大小、速度的限制,因為Intel的U,記憶體控制器在核心之外,這樣一來,記憶體和CPU之間的交換速度就不能很快,為了減少CPU和記憶體之間的低速交換次數, 因此,英特爾將二級快取設計為乙個整體,並且容量比較大,這相當於,乙個大房子裡裝滿了食物,附近的居民可以快速方便地獲得食物並共享資源,而AMD的U,因為記憶體控制器直接整合到CPU中,他的前端匯流排,速度非常快, 而且,L2快取的成本在CPU中比較大,AMD由於架構原因,無法將L2快取設計成共享模式,所以只能獨佔給每個核心,然後通過HT匯流排(AMD專有的前端匯流排)連線2個CPU,這樣

  2. 匿名使用者2024-02-05

    沒有區別,都是2m快取。

  3. 匿名使用者2024-02-04

    首先,i3 是 2x32k L1 快取,而不是 2x64k。

    此外,i3全系列都是雙核CPU,他是雙核4執行緒,L1快取物理劃分,L1不管是資料快取還是指令快取都不共享,單核享受32K。

    i7系列是4核,他是4核8執行緒,單核獨有L132k,所以他是4x32k。

    由於 L1 無法共享,因此 i7 將其寫入為 2x32 或 4x32。

    再題外話 L2 也是物理劃分的,L2 不能共享,L3 物理共享,都說共享 L3,其實 L3 並不是真的共享,以 2600 為例,當你關閉超執行緒時,L3 會在邏輯上分為 4 個部分,單核專屬 2M L3,開啟超執行緒時, L3 在邏輯上會分為 8 個部分,當超執行緒開啟時,L1 和 L2 會在邏輯上劃分,這就是為什麼開啟超執行緒時單核效能略有下降的原因。

  4. 匿名使用者2024-02-03

    它基於核心編號。

    例如,i3 是雙核的,這意味著 2*256,這意味著 1 個核心和 256kb 的快取。

  5. 匿名使用者2024-02-02

    2x256 是 256 用於乙個核心,2x256 用於 2 個核心。

  6. 匿名使用者2024-02-01

    簡單地說,它是乙個帶有快取的核心。

  7. 匿名使用者2024-01-31

    你看到的CPU型號是什麼?

    簡單地說,2*512KB=1MB,因此,這兩個容量是相等的。

    但。。。。。。仔細想想,這是乙個大問題。 總 L2 為 1MB 可能意味著快取結構是“馮·諾依曼”結構; 2*512KB可能代表512KB指令快取+512KB資料快取,這個單獨的快取結構就是“哈佛”結構。 與兩者相比,後者效率更高。

    如果您看到的 CPU 是台式機,則 1M 和 2*512KB 具有相似的含義。 這仍然取決於您的 CPU 型號。 如果說手機CPU,很可能會涉及到快取結構的問題,2*512KB更好。

  8. 匿名使用者2024-01-30

    2*512KB為雙核,每核代表512k。

    但是如果只使用乙個核心,則可以呼叫所有快取,即 1m

相關回答
7個回答2024-02-28

快取對於 CPU 非常重要。

那麼這個快取到底是什麼呢? >>>More

16個回答2024-02-28

該程式的輸出為:4

您可以對程式進行標準化,使其更易於理解。 >>>More

11個回答2024-02-28

1.合理的維護成本。

根據汽車製造商的要求,各品牌汽車的專用服務站應將各項目的收費標準、各級維修工時、材料、零部件懸掛在營業廳內,讓客戶充分了解消費情況。 >>>More

13個回答2024-02-28

1.零能反應。

定義:反應速率。 >>>More

10個回答2024-02-28

根據題目要求,一般來說,如果你參加初試,除了應納稅必須詳細寫出來,其他的都不需要,只能寫乙個級別,但考試筆記會比較多寫,比如長期股權投資等科目也需要詳細寫, 問題將表明要求,如果沒有說明,只寫乙個級別,不扣分。